转载:https://blog.csdn.net/weixin_46062412/article/details/125299437

Quartus
对这种情况的处理是增加约束,共有2种情况:

 a, 需要保留的信号类型是 wire
    在定义的时候在后面增加/* synthesis keep */。
    例如:wire wire_name/*synthesis keep */;
    
 b,需要保留的信号类型是 reg
    跟reg相关的synthesis attribute,共有两种,分别是/*synthesis noprune*/和/*synthesis preserve*/,两者的差别如下:
    /*synthesis noprune*/ 避免 Quartus II 优化掉没output的reg。
    /*synthesis preserve*/避免 Quartus II 將reg优化为常数,或者合并重复的reg。
    
    定义的时候在后面增加相关的约束语句。
    例如:reg r_name/*synthesis noprune*/; 或者 reg r_name/*synthesis preserve */;
    將/*synthesis noprune*/等synthesis attribute 语句放在module后面,这样整个module的所有reg将不被优化,
    从而不用再一一寄存器指定。

    注意:以上所提到的使用语言为verilog。synthesis attribute必须写在结束分号前面, 写在分号后面只相当于注释:
    正确:reg r_name/* synthesis preserve */;
    错误:reg r_name;/* synthesis preserve */

Vivado

 方式1
在变量定义的时候添加语句:
 
(* keep = “true” *)
 
方式2
信号前面将keep hierarchy选择yes ,或者选择soft(在综合时保持层次),这样有利于你从模块中找到你想抓取的信号和信号名不被更改。
 
(* keep_hierarchy = “yes” *)module fre( a, b, c, d);
 
or
 
(* keep_hierarchy = “yes” *)fre fre_inst( a, b, c, d);
 
方式3
信号前面使用(* DONT_TOUCH= “{TRUE|FALSE}” *),可以防止信号在综合,以及布局布线的时候被优化掉。
 
(* dont_touch = “true” *) wire a;

原文地址:http://www.cnblogs.com/cnlntr/p/16898780.html

1. 本站所有资源来源于用户上传和网络,如有侵权请邮件联系站长! 2. 分享目的仅供大家学习和交流,请务用于商业用途! 3. 如果你也有好源码或者教程,可以到用户中心发布,分享有积分奖励和额外收入! 4. 本站提供的源码、模板、插件等等其他资源,都不包含技术服务请大家谅解! 5. 如有链接无法下载、失效或广告,请联系管理员处理! 6. 本站资源售价只是赞助,收取费用仅维持本站的日常运营所需! 7. 如遇到加密压缩包,默认解压密码为"gltf",如遇到无法解压的请联系管理员! 8. 因为资源和程序源码均为可复制品,所以不支持任何理由的退款兑现,请斟酌后支付下载 声明:如果标题没有注明"已测试"或者"测试可用"等字样的资源源码均未经过站长测试.特别注意没有标注的源码不保证任何可用性