关于有限状态机中常用的三种编码方式各自的优缺点

 

二进制编码:

优点:每次加一,编码方式简单;压缩编码,使用寄存器少

缺点:翻转次数多,功耗大;易出现毛刺;状态跳转需要组合逻辑多;

格雷码:

优点:每次变化一位,毛刺少功耗低;压缩编码,使用寄存器少;

缺点:编码方式复杂;状态跳转需要组合逻辑多(比较器);

独热码:

优点: 译码简单 ,需要组合逻辑少(单比特做控制信号);易于增加或改变状态;译码速度与编码数量无关;提高系统速度

缺点:寄存器多;

 

CPLD中,由于器件拥有较多的地提供组合逻辑资源,所以CPLD多使用二进制编码或格雷码

FPGA更多地提供触发器资源,所以在FPGA中多使用独热码编码

 

总结:  状态机简单二进制

     条件复杂但状态少独热码

     条件不复杂但状态多格雷码

 

  一般的,对于小型设计(状态数小于4)使用二进制编码,当状态数处于4-24之间时,宜采用独热码编码,而大型状态机(状态数大于24)使用格雷码更高效。(也不绝对)

原文地址:http://www.cnblogs.com/iczero/p/16899079.html

1. 本站所有资源来源于用户上传和网络,如有侵权请邮件联系站长! 2. 分享目的仅供大家学习和交流,请务用于商业用途! 3. 如果你也有好源码或者教程,可以到用户中心发布,分享有积分奖励和额外收入! 4. 本站提供的源码、模板、插件等等其他资源,都不包含技术服务请大家谅解! 5. 如有链接无法下载、失效或广告,请联系管理员处理! 6. 本站资源售价只是赞助,收取费用仅维持本站的日常运营所需! 7. 如遇到加密压缩包,默认解压密码为"gltf",如遇到无法解压的请联系管理员! 8. 因为资源和程序源码均为可复制品,所以不支持任何理由的退款兑现,请斟酌后支付下载 声明:如果标题没有注明"已测试"或者"测试可用"等字样的资源源码均未经过站长测试.特别注意没有标注的源码不保证任何可用性